본문 바로가기
(주)해치텍 채용중 5

Analog Circuit Design & Development Engineer

D-34

핵심 정보

경력
신입·경력 2년 ↑
학력
대졸(4년제) 이상
근무형태
정규직
필수사항
우대사항
급여
면접 후 결정
직급/직책
주임연구원, 선임연구원, 책임연구원
근무지역
서울 강남구
최저임금계산에 대한 알림 하단에 명시된 급여, 근무 내용 등이 최저임금에 미달하는 경우 위 내용이 우선합니다.

상세요강

Analog Circuit Design & Development Engineer

모집부문 및 상세내용

공통 자격요건
ㆍ학력 : 대졸 이상 (4년)
R&DR&D Center ( Gangnam, Seoul) 2명
지원자격
ㆍ경력 : 신입(석사 이상) /경력 2년 이상(주임연구원, 선임연구원, 책임연구원급)
ㆍ기타 필수 사항
- 전기/전자공학, 반도체공학
우대사항
ㆍ영어가능자, 운전가능자, 차량소지자

직무사항

 Job description

As a design & development engineer, you will collaborate closely with product and system engineers in company’s R&D center (Gangnam, Seoul) and have the opportunity to contribute to the evolution of company’s product and technology.

In this position, you will develop analog circuits and follow up company’s development process for on-time transfer to mass production.

 

Your responsibilities will include:

l  Use a suite of software environments for the behavioral modeling and the verification of complex mixed-signal integrated circuit systems.

l  Develop essential analog circuit blocks such as amplifiers, comparators, bandgap references, oscillators, and analog-to-digital converters.

l  Validate product’s datasheet specifications with top-level simulations.

l  Evaluate and debug implemented circuits at either a wafer or a product level.

Qualifications

The successful candidate will possess either 2+ years field experience or a master’s degree in electrical engineering (including coursework applicable to analog integrated circuit design, and strong theoretical background in circuit analysis, microelectronic device, or signal processing).

-      Experience with schematic entry, layout software, integrated circuit modeling

-      Experience with circuit simulation using SPICE-like simulators.

-      Excellent communication, documentation, problem-solving and analytical skills.

-      Understanding of laboratory procedures and basic electronic lab instruments such as oscilloscopes, voltmeters, and soldering tools.

-      Familiarity with UNIX-based operating systems.

-      Familiarity with any of the following software tools in beneficial:
Candence Analog Design Environment, SPICE, Verilog.



근무조건

근무형태:정규직 , 자율출근시간 제도
근무지역:(06096) 서울 강남구 선릉로112길 85(삼성동) - 서울 9호선 삼성중앙 에서 300m 이내

전형절차

  1. 서류전형
  2. 1차면접
  3. 최종합격

접수기간 및 방법

접수기간:2024년 6월 13일 (목) 16시 ~ 2024년 8월 12일 (월) 24시
접수방법:사람인 입사지원
이력서양식:사람인 온라인 이력서

유의사항

ㆍ입사지원 서류에 허위사실이 발견될 경우, 채용확정 이후라도 채용이 취소될 수 있습니다.

복리후생

지원금/보험
건강검진, 각종 경조사 지원, 단체 상해보험
급여제도
퇴직연금, 스톡옵션, 성과급, 야근수당, 휴일(특근)수당, 연차수당, 4대 보험
교육/생활
신규 입사자 교육(OJT), 직무능력향상교육, 리더십 강화교육, 점심식사 제공, 간식 ...
근무 환경
카페테리아
조직문화
수평적 조직문화, 회식강요 안함, 야근강요 안함, 자유복장, 자유로운 연차사용, 출산 장려
출퇴근
주택자금 융자, 주 52시간제 준수, 주 40시간제 시행
리프레시
연차, 경조휴가제, 반차, 근로자의 날 휴무, 산전 후 휴가, 육아휴직, 남성출산휴가

근무지위치

(06096) 서울 강남구 선릉로112길 85 서울 9호선 삼성중앙역에서 300m 이내

지도 보기

접수기간 및 방법

남은 기간 00 00:00:00
시작일
2024.06.13 16:00
마감일
2024.08.12 23:59
지원방법
접수양식
사람인 이력서 양식
연락처
043-715-9034

마감일은 기업의 사정, 조기마감 등으로 변경될 수 있습니다.

지원자 통계

이 공고에 지원한 회원들이 궁금하다면?

로그인 하시고 지원자들의
경력, 성별, 학력 등의 현황을 확인하세요!

지원자수
3
R&D
3
경력별 현황
신입
2
1년 미만
0
1~3년
0
3~5년
1
5년 이상
0
성별 현황
지원자수
남자
67%
2 명
여자
33%
1 명
연령별 현황
20대
2
30대
1
40대
0
50대
0
60대 이상
0
학력별 현황
고졸이하
0
2~3년제
0
4년제
0
석사
2
박사
1
포트폴리오 및 기타문서 제출
  • 2 미첨부 1명
  • 3 경력기술서 1명
  • 자격증 1명
1
이력서
2

인담자 톡

(주)해치텍 인사담당자님이 4개의 질문에 답변한 내용입니다. 24.06.13 16:27

Q1.근무 환경은 어떤가요?
내근 100%
자율 복장
분기 1회 회식
근속연수 1~4년
대부분 30·40대
Q2.복지 및 처우는 어떻게 되나요?
연 1회 인센티브
중식 무료 제공
평균 10~15일 휴가 사용
Q3.면접 및 입사는 어떻게 진행되나요?
접수기간 중 수시 면접
지원자 1명, 면접관 다수
합격자만 통보
입사 일정 조율 가능
Q4.지원 자격 및 채용 사유는 무엇인가요?
사세 확장 충원
유사 업계 경력 인정
학력 미달 지원 불가
재지원 가능

(주)해치텍

대표자명*
최성민
기업형태
중소기업, 외부감사법인, 연구소, 주식회..
업종
기타 반도체소자 제조업
사원수*
38 명 (2023년 기준)
설립일*
2017년 2월 8일 (업력 8년차)
매출액*
114억 7,655만원 (2023년 기준)
홈페이지
https://haechitech.com
기업주소
충북 청주시 청원구 오창읍 연구단지로 40, B동 307호
* 항목은 기업이 직접 기재하였으며, 본사/지점 등의 정보는 다르게 관리될 수 있습니다.
기업정보 전체보기

이어보는 Ai매치 채용정보

사람인 인공지능 기술 기반으로 맞춤 공고를 추천해드리는 사람인의 채용정보제공 서비스입니다.